# 先端半導体材料とデバイスの放射線損傷

# Radiation damages of leading edge semiconductor materials and devices

高倉健一郎#,A),角田功 A),米岡将士 A),杉山睦 B),

Kenichiro Takakura <sup>#,A)</sup>, Isao Tsunoda <sup>A)</sup>, Masashi Yoneoka <sup>A)</sup>, Mutsumi Sugiyama <sup>B)</sup> <sup>A)</sup> National Institute of Technology, Kumamoto College

<sup>B)</sup> Tokyo University of Science

#### Abstract

The 2-MeV electron irradiation effects of carbon (C) doped Si<sub>0.75</sub>Ge<sub>0.25</sub>/Si hetero junction diodes were investigated. The diode performances were evaluated using current-voltage (I/V) and capacitance-voltage (C/V) characteristics. From I/V characteristics, forward current improved by C doping, however, reverse current increased. The degree of degradation studied using damaged factors which determine the value ratio of before and after the electron irradiation. From the comparison with undoped and C doped diodes, degradation the reverse current of C doped diode remarkable. In contrast, forward current largely improved by C doping.

Keyword: guideline, layout, font

# 1. はじめに

1.1 半導体デバイスへの放射線照射効果

半導体デバイスの高性能化は微細化により進めら れている。加えて、デバイスの微細化が放射線環境 下における電気特性の劣化軽減効果も得られること が知られており、民生デバイスの宇宙利用が期待され、放射線照射効果が調査されている<sup>[1-3]</sup>。放射線 の蓄積的な損傷・劣化(Total Ionising Dose damage; TID damage) は原子炉、高エネルギー粒子加速器、 人工衛星など、常に放射線に被曝する環境下で使用 される電子機器では重要な課題である。集積回路の 主たる構成要素である MOSFET においては、TID 劣 化は、照射時にゲート絶縁膜に蓄積した電荷が素子 劣化要因と考えられており、薄膜化に伴って蓄積電 荷密度も減少するため、放射線照射の影響が少なく なると考えられている。しかし、集積回路の微細化 を実現するためにゲート構造を三次元化 (Fin FET, Gate-All-Around FET; GAA FET) する手法が導入され ており、今後の半導体デバイスに対しても TID 劣化 は重要な検討要因として挙げられる。

#### 1.2 半導体デバイスへの高移動度基板導入

さらに、FET の高度化を支える基幹技術としてチ ャネル移動度を向上させる歪 Si など高移動度基板の 利用がある。歪 Si は、たとえば、歪緩和 SiGe バッ ファ層上に成長した非常に薄い Si(~10 nm)膜により 実現する。従来、SiGe バッファ層で形成される擬似 基板の厚みは、およそ1μm 程度とされているが、薄 膜化が試みられている。これは、製造コスト削減の ためや SiGe は熱伝導率が低いため熱的性質を改善 するためである。現状、低い貫通転位密度(N<sub>D</sub>~10<sup>6</sup> cm<sup>-2</sup>)を実現した膜厚300-400 nm程度のSiGeバッフ ァ層が利用されている。しかし、依然として擬似基 板には電気的に活性な貫通転移、ミスフィット転移 が存在することも指摘されているのが現状である。

一方、SiGe 系デバイスは高い放射線耐性をもつこ とが知られおり、SiGe バッファ層の導入は、素子微 細化とともに放射線耐性の高い半導体デバイスが実 現することが期待できる。これらの背景の下、今回 は特に放射線照射により SiGe バッファ層内に導入 された欠陥と電気特性の関連について調査すること を目的とした。そのために素子構造を単純化し、 Sio 75Geo.25/Si ヘテロ接合(undoped)ならびに SiGe バッ ファ層に炭素層を導入した Si0.75Ge0.25:C/Si ダイオー ド(C doped)を対象デバイスとした。

#### 2. 素子構造及び実験方法

#### 2.1 素子構造

サブミクロンの CMOS プロセスを用いて、253 ま たは 353 nm の SiGe バッファ層上に歪 Si 層を 8 nm 成長した。バッファ層の Ge 濃度は 25%である。バ ッファ層成長後、BOX 層により各素子を絶縁した。 p<sup>+</sup>/n または n<sup>+</sup>/p 接合はイオン注入法を利用して形成 した。導入量は~5x10<sup>17</sup> cm<sup>-3</sup>程度である。注入後、熱 処理によりドーパントを活性化させた。接合深さは 約70nmである。電極は接触抵抗を低下させるため、 Ni を用いた。

#### 2.2 実験方法

作製した素子の特性は電流(I/V)ならびに静電容量 (C/V)により評価した。<br />
照射前後の I/V, C/V 特性を評 価し、比較することにより実施した。放射線源とし て電子線を選択した。加速電圧を2MeVとし、照射 量を1x10<sup>13</sup>から1x10<sup>15</sup> e/cm<sup>2</sup>まで変化させた。照射時 は室温、無バイアスの条件で実施した。

これら転移は、チャネル近傍でのソース・ドレイン での不純物拡散や、局所的な短絡経路の形成、オフ 時のゲート漏れ電流誘起などの問題が懸念される。 転移密度低減させるために SiGe バッファ層内に炭 素を導入する試みがなされている。

[15018]

## 3. 結果と考察

3.1 電流電圧特性 (I/V 特性)

2 MeV の電子線照射前後の I/V 特性を図1 に示す。 照射前の理想係数を炭素添加の有無により、比較す ると undoped 及び C doped ダイオードで 1.62 及び 1.12 であった。しかしながら、逆方向電流は炭素添 加により増加している。理想係数は炭素を添加する ことにより小さくなっており、転移など pn 接合界面 における再結合割合が炭素添加により緩和された可 能性を示唆している。さらに、理想係数の大きさは 電子線を照射しても変化することがなかった。

電子線照射による I/V 特性の劣化を定量的に評価 するために、損傷係数(d<sub>l</sub>)を定義する。逆方向電圧が

(a)



Figure 1. I-V characteristics of (a) undoped diode and (b) C doped diode before and after 2 MeV electron irradiation.



Figure 2. Damage factor of the drain current  $(d_I)$  for SiGe/Si diodes after the electron irradiation.

**V<sub>R</sub>=-2 V** における照射前後の電流比を以下のように 定義する。

 $d_{I} = I_{R after} / I_{R before}$  (1) ここで、 $I_{R after}$ 及び  $I_{R before}$ は照射後及び照射前の逆方 向電流( $V_{R} = -2 V$ )である。電子線の照射量が  $1x10^{13}$ e/cm<sup>2</sup>のとき、 $d^{1}$ はいずれの素子も小さく、照射によ る逆方向電流の変化量が小さいことを示している。 しかし、照射量が大きくなると、 $d_{I}$ は増加した。照 射量が  $1x10^{15}$  e/cm<sup>2</sup>になると、C doped ダイオードの  $d_{I}$ は undoped に比べて一桁大きくなった。炭素添加 により、照射後の漏れ電流が大きくなったことを示 唆しているが I/V 特性だけでは原因を特定すること はできない。

#### 3.2 静電容量電圧特性(C/V 特性)

pn 接合ダイオードの C/V 特性は、接合界面に形成 される空乏層の情報を含み、照射による影響を解析 することが可能である。そこで、照射前後の両デバ イスの C/V 特性を測定した。C/V 特性より空乏層中 に存在する空間電荷密度を見積もることが可能であ る。電子線照射により電気的に活性な不純物密度ま たは欠陥密度が変化すると、空間電荷密度が変化す るため、C/V 特性に現れてくる。そこで、I/V 特性と 同様、VR = -2 V における空間電荷密度の照射前後の 比を  $d_c$  と定め、以下のように定義した。

 $d_{C} = N_{after} / N_{before}$  (2) ここで、 $N_{after}$  及び  $N_{before}$  は、それぞれ照射後及び照 射前の空間電荷密度である。図3に電子線照射量に 対する  $d_{C}$ の変化を示す。照射により  $d_{C}$  は単調に減 少している。これは、照射により空間電荷が減少し たためであり、空乏層が広がり、逆方向電流が増加 した原因になったことを示唆している。炭素が関連 した照射導入欠陥が空乏層を広げている原因と考え られるが、現段階で、具体的なモデルを構築するに はいたっていない。今後、詳細な解析を進め、明ら かにする必要がある。 [15018]



Figure 3. Damage factor of carrier density  $(d_C)$  for SiGe/Si diodes after the electron irradiation.

しかし、逆方向電流が大きく変化する照射量は 1x10<sup>15</sup> e/cm<sup>2</sup>であり、対象デバイスは宇宙空間などを 想定した実使用環境で十分に適用可能であると結論 できる。

## 4. 結論

炭素を添加した SiGe/Si ダイオードの放射線照射 効果を評価した。炭素添加により素子の順方向特性 は改善された。しかし、電子線照射により逆方向電 流の増加量は炭素を添加した方が大きく、劣化しや すくなったといえる。C/V 特性を評価した結果、pn 接合界面の空間電荷密度が減少したことが原因と示 唆された。今後、照射導入欠陥の種類を特定すべく 詳細な解析を進める。

# 参考文献

- [1] P.R. Rao, X. Wang and A.J.P. Theuwissen: *Solid-State Electronics*, **52**, 1407 (2008).
- [2] H.J. Barnaby, M. McLain and I.S. Esqueda: Nucl. Instr. and Methods, B 261, 1142 (2007).
- [3] H.L. Hughes and J.M. Benedetto: *IEEE Trans. Nucl. Sci.*, **50**,[3] 500 (2003).